# ĐẠI HỌC QUỐC GIA TP. HÒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA TP.HỒ CHÍ MINH





# BÁO CÁO ĐỔ ÁN MÔN HỌC MÔN: ĐỔ ÁN 1

ĐỀ TÀI: THIẾT KẾ 1 TIMER 8 BIT TRÊN FPGA KIT DE2

GVHD: TS. Nguyễn Lý Thiên Trường Học kì: 242

# THÀNH VIÊN

| STT | Họ và tên       | MSSV    | Nhiệm vụ | Điểm số |
|-----|-----------------|---------|----------|---------|
| 1.  | Thái Trung Kiên | 2211735 | 100%     |         |

GV Hướng dẫn ký tên

## Tổng quan:

Thiết kế 1 Timer 8 bit trên FPGA KIT DE2.

#### Chức năng phải đảm bảo:

- Phải hỗ trợ chuyển đổi các chứng năng.
- Có khả năng tạo trễ delay.
- Có khả năng tạo độ rộng xung.
- Có khả năng đếm sự kiện từ bên ngoài.
- Có ngắt dể báo hiệu thông báo.
- Có khả năng điều chỉnh tần số xung clock.

# Sơ đồ khối tổng quát:





#### 1. Prescaler

#### 1.1 Các tín hiệu

Khối prescaler có nhiệu vụ dẫn tín hiệu clock từ ngõ vào từ i\_clk để cung cấp xung cho các khối ở phía sau, nơi mà các khối cần sự đồng bộ để chuyển trạng thái. Ở tại project này, nó là bộ đếm.

| Hướng  | Tên tín hiệu | Số lượng bit | Mô tả                |
|--------|--------------|--------------|----------------------|
| input  | i_clk        | 1            | Xung clk tổng        |
| output | Ndiv2        | 1            | Xung clk tổng chia 2 |
| output | Ndiv3        | 1            | Xung clk tổng chia 3 |
| output | Ndiv4        | 1            | Xung clk tổng chia 4 |
| output | Ndiv5        | 1            | Xung clk tổng chia 5 |
| output | Ndiv6        | 1            | Xung clk tổng chia 6 |
| output | Ndiv7        | 1            | Xung clk tổng chia 7 |
| output | Ndiv8        | 1            | Xung clk tổng chia 8 |



# 1.2 Những vấn đề ở ngõ ra:

Đối với các ngõ ra như Ndiv2, Ndiv4... hay là  $2^n$ , ta có thể thực hiện được để dàng qua nối ngõ ra của Flip Flop này sang clk Flip Flop khác để tạo độ trễ ở sơ đồ bên dưới.



Vậy, các ngõ ra lẻ khác như Ndiv3, Ndiv5, Ndiv7.. ta có thể làm như sau. Cụ thể ở Ndiv3, ta sử dụng 1 tín hiệu trung gian để tạo ra một xung có  $T_H = \frac{1}{6}$  và xung thứ 2 là có  $T_H = \frac{2}{6}$ . Ngõ ra Ndiv3 = Q1 or với Q2 sẽ tạo ra xung clock đối xứng với chu kì bằng chu kì xung clock chia 3.



## 1.3 Sơ đồ khối của bộ chia tần

### a. Tín hiệu i\_clk chia 2



Tín hiệu lúc này đảo chiều liên tục với tần số chia 2.

#### b. Tín hiệu i\_clk chia 3



Tần số chia 3 gồm có 2 bộ đếm chạy dịch pha với nhau qua bộ đếm trên là chỉ đếm khi có cạnh xuống .Vây ngõ ra N/3 = Q1 or với Q2 sẽ tạo ra xung clock đối xứng với chu kì bằng chu kì xung clock chia 3 đúng với lý thuyết qua kết quả mô phỏng ở dưới.



Hình 1.3 Ngõ ra N/3

#### c. Tín hiệu i clk chia 4





<u>Hình 1.4</u> Ngõ ra N/4

Ngõ ra xung clock N/4 được thể hiện qua tính chất nối nối tiếp các flop flớp với nhau được thể hiện qua kết quả mô phỏng ở trên.

#### d. Tín hiệu i\_clk chia 5

Giống với tần số chia 3, bộ chia 5 gồm có 2 bộ đếm chạy dịch pha với nhau qua bộ đếm trên là chỉ đếm khi có cạnh xuống .Nhưng điểm khác ở dây là giá trị của 2 bộ đếm sẽ tăng thêm cho 2. Và điều kiện bằng 1 của 2 bộ mux cũng khác nhau để minh họa dễ hơn ta có waveform ở phía dưới.





Bộ đếm thức nhất chạy ở cạnh lênh xung i\_clk và bộ đếm thứ 2 chạy cạnh dưới của i\_clock. Lúc này bộ mux của bộ đếm thứ nhất sẽ tích cực tại giá trị bộ dếm là 0<x<3 và bộ đếm ở dưới chỉ lệnh pha nữa chu kì i\_clk. Ngõ ra N/5 chỉ cần OR 2 tín hiệu vào là ta thu được ngõ ra N/5. Kết quả mô phỏng ở dưới



#### e. Tín hiệu i\_clk chia 6, 7 và 8

Đối với ngõ ra với tần số chia 6 ta cũng cần 2 bộ đếm như trên nhưng 2 bộ này sẽ là đếm theo cạnh lên. Điều kiện lần lượt là 0 < x < 3 và 1 < x < 4 có waveform theo lý thuyết là:



Điều này có nghĩa là ta dịch pha 1 clock cho bộ đếm ở dưới.



Tương tự như cách làm của các bộ đếm trên ta thu được dạng sóng mô phỏng ở dưới .



Hình 1.6 Ngõ ra Ndiv6



Hình 1.6 Ngõ ra Ndiv7



<u>Hình 1.7</u> Ngõ ra Ndiv8

**Nhận xét:** Ta có thể thấy, chu kì ngõ ra có tần số gấp N lần giá trị ngõ vào i\_clk với N từ 2 đến 8. Điều này chứng tỏ Prescaler đã hoạt động đúng với yêu cầu.

#### 2. Ctrl mode

#### 2.1 Các tín hiệu

Khối này cho phép chúng ta điều khiển các chế độ làm việc của timer qua tín hiệu i\_mode\_timer, kết quả với từng ngõ ra tương ứng sẽ lên mức cao. Để đảm báo về đáp ứng thời gian, khi cấu hình ngõ vào là lập tức xuất hiện ngõ ra cho nên mạch này là 1 mạch tổ hợp bộ, như vậy chức năng của nó giống bộ giải mã 2 sang 4.

| Hướng  | Tên tín hiệu | Số lượng bit | Mô tả                             |
|--------|--------------|--------------|-----------------------------------|
| input  | i_mode_timer | 2            | Điều khiển chức năng của Timer.   |
| input  | rst_n        | 1            | Reset các ngõ ra (bằng 0)         |
| output | none         | 1            | none = 1 khi i_mode_timer = 2'b00 |
| output | cnt          | 1            | cnt = 1 khi i_mode_timer = 2'b01  |
| output | pwm          | 1            | pwm = 1 khi i_mode_timer = 2'b10  |

| output | normal | 1 | normal = 1 khi i_mode_timer = 2' b11 |
|--------|--------|---|--------------------------------------|
|--------|--------|---|--------------------------------------|

Mục đích của khối này là để người dùng cấu hình timer rơi đúng vào mode mà người dùng muốn sử dụng tùy vào những mục đích cụ thể, hoặc nếu phát triển thiết kế này cao hơn thì người dùng thông qua trung gian là CPU mà cấu hình một chức năng nào đó của timer.

#### 2.2 Kết quả thực hiện



**Nhận xét:** Ngõ ra của khối đúng với yêu cầu khi cấu hình 2 bit của tín hiệu i mode timer mà điện áp mức 1 xuất hiện tương ứng.

#### 2.3 Khối dò cạnh lên edge dectector



Khối dò cạnh lên thực chất là khoois flip flop với clock vào cũng chính là nó. Khi mà có cạnh lên từ i\_timer\_event thì lập tức ngõ ra này sẽ bằng tín hiệu timer event và giữ tín hiệu mức cao.

#### 3. Timer 8 bit

- 3.1 Thanh ghi đặt trước và thanh ghi trạng thái
  - a. Thanh ghi trạng thái Status \_register

Thanh ghi này có tác dụng là nơi để ghi nhớ trạng thái bộ bộ đếm, lưu trữ các giá trị của bộ đếm, nó cũng như là cầu nối để truyền dữ liệu từ bộ đếm sang khối chức năng PWM và khối Compare\_ Counter.

#### b. Thanh ghi đặt trước r\_present\_value

Đây là nơi để lưu các giá trị đặt trước với ngõ vào là data\_in. Khi nội dung trong thanh ghi trống hay là 8'b000000000 lúc này bộ đếm sẽ không hoạt động, muốn bộ đếm hoạt động phải nạp dữ liệu khác 0 vào.

#### 3.2 Khối bộ đếm timer



| Hướng  | Tên tín hiệu        | Số lượng bit | Mô tả                                         |
|--------|---------------------|--------------|-----------------------------------------------|
| input  | rst_n               | 1            | rst_n = 0 giá trị trong r_timer_count = 0     |
| output | overflow            | 1            | r_timer_count = 255 sẽ bật trong 1 chu kì clk |
| output | r_timer_count       | 8            | Hiển lưu giá trị của bộ đếm                   |
| output | o_compare_interrupt | 1            | r_timer_count = bộ so sánh sẽ bằng 1          |
| input  | i_data_in           | 8            | Ghi vào khi ở mode normal                     |
| output | o_pwm               | 1            | Ngõ ra pwm                                    |

Vì khối này, nó được sử dụng gồm 3 khối nhỏ tạo thành 1 khối lớn. Thứ nhất là khối bộ đếm 8 bit cũng là khối lớn nhất có chức năng đếm, ghi giá trị đặt trước và lưu giá trị trong thanh ghi r\_timer\_count và nếu data\_in không có dữ liệu thì timer cũng không đếm. Muốn

đếm tại giá trị ghi vào thì cần 2 điều kiện, thứ nhất là timer phải ở chế độ normal lúc này chế độ pwm và counter compare sẽ không hoạt động. Thứ 2 là nội dung của data\_in phải khác với giá trị trước đó. Nguyên nhân của thiết kế này bởi vì, khi mà data\_in khi vào timer phải cần điều kiện không cập nhật giá trị của bộ đếm nhằm chỉ cho phép duy nhất 1 giá trị vào timer. Nếu không có điều kiện data\_in khác data\_in trước đó thì lúc nào timer chỉ luôn luôn ở giá trị 20 mà không thể đếm lên 21.

#### Cách hoạt động của bộ đếm:

Khi có tín hiệu rst\_n tích cực thấp làm cho giá trị bộ đếm khởi tạo là 0 và khi có tín hiệu xung clock lập tức tính hiệu sẽ trải qua các điều kiện nếu là 255 và tín hiệu overflow sẽ báo tràn, tại thời điểm này giá trị bộ đếm sẽ lập tức về 0 còn nếu tín hiệu chưa đạt 255 thì sẽ +1 vào giá trị bộ đếm.

## 3.2 Khối Counter Compare và khối PWM

#### a. Khối Counter Compare:

Để tín hiệu ngắt được kích hoạt thì phải thỏa mãn các điều kiện sau:

- Timer phải ở chế độ counter compare.
- Giá trị trong 2 thanh ghi phải bằng nhau.
- Thanh ghi đặt trước có phải khác 0.

Ta có sơ đồ khối như sau:



Dựa vào mục tiêu thiết kế mà ta ưu tiêu mức điều kiện, cao nhất là cnt\_cp bởi khi cnt\_cp = 1 điều này sẽ giúp timer hiểu là người dùng muốn sử dụng mode counter compare. 2 Điều kiện còn lại có thể bằng nhau nhưng trong thiết kế này sẽ có sự ưu

tiên như sơ đồ khối trên. Khi mà thỏa mãn tất cả các điều kiện thì tín hiệu 1 sẽ truyền qua 3 bộ mux đến ngõ ra.

#### b. Khối PWM:

Điều kiện để điều chế độ rộng xung kích hoạt cũng gần giống với cách mà điều kiện ngắt được kích hoạt những có chút sự khác biệt:

- Timer phải ở chế độ PWM qua tín hiệu pwm.
- Giá trị trong thanh ghi đặt trước lúc nào cũng lớn hơn giá trị bộ đếm.



Chỉ khi tất cả điều kiện được kích hoạt thì ngõ ra o\_pwm sẽ được giữ ở mức cao cho đến khi ghi trị bộ đếm lớn hơn giá trị trong thanh ghi đặt trước.

#### 4. Verification Plan

| Case        | Mode   | c_clk | Data_in | even | over  | o_pwn | cp_i    | rst_n | counter  | Detail                    | Check |
|-------------|--------|-------|---------|------|-------|-------|---------|-------|----------|---------------------------|-------|
| Reset bộ    | none   | 0     | 0       | 0    | 0     | Không | Không   | 0     | 0        | Reset timer, counter      | true  |
| đếm         |        |       |         |      |       | hoạt  | hoạt    |       |          | không đếm                 |       |
|             |        |       |         |      |       | động  | động    |       |          |                           |       |
| Khi vào     | none   | 0     | 255     | 0    | 0     | Không | Không   | 1     | 0        | Mode none timer không     | true  |
| none thì    |        |       |         |      |       | hoạt  | hoạt    |       |          | đếm                       |       |
| timer       |        |       |         |      |       | động  | động    |       |          |                           |       |
| không đếm   |        |       |         |      |       |       |         |       |          |                           |       |
| So sánh     | cnt_cp | 0     | 120     | 0    | 1 khi | Không | 1 khi   | 1     | 0->120   | Bằng 1 khi đạt giá trị so | true  |
| khi có giá  |        |       |         |      | bộ    | hoạt  | data_in |       |          | sánh                      |       |
| trị vào     |        |       |         |      | đếm   | động  | =       |       |          |                           |       |
|             |        |       |         |      | 255   |       | counte  |       |          |                           |       |
|             |        |       |         |      |       |       | r       |       |          |                           |       |
| So sánh     | cnt_cp | 0     | 255     | 0    | 1 khi | Không | 1       | 1     | 255 -> 0 | Cờ ngắt tích cực khi bộ   | true  |
| khi có giá  |        |       |         |      | bộ    | hoạt  |         |       |          | đếm 255                   |       |
| trị vào tối |        |       |         |      | đếm   | động  |         |       |          |                           |       |
| đa          |        |       |         |      | 255   |       |         |       |          |                           |       |
| So sánh     | cnt_cp | 0     | 0       | 0    | 0     | Không | 0       | 1     | Dừng tại | Khi data_in = 0 timer     | true  |
| khi có giá  |        |       |         |      |       | hoạt  |         |       | 2        | không chạy và dừng tại    |       |
| trị vào nhỏ |        |       |         |      |       | động  |         |       |          | giá trị 2                 |       |
| nhất        |        |       |         |      |       |       |         |       |          |                           |       |

| Case         | Mode   | c_clk | Data_in | even | over  | o_pwn  | cp_i   | rst_n | counter | Detail                   | Check |
|--------------|--------|-------|---------|------|-------|--------|--------|-------|---------|--------------------------|-------|
| So sánh      | cnt_cp | 0     | 1       | 0    | 1 khi | Không  | 1 khi  | 1     | 0->1-   | Cờ ngắt bằng 1 khi bộ    | true  |
| khi có giá   |        |       |         |      | count | hoạt   | bộ đếm |       | >255 -> | đếm bằng 1               |       |
| trị vào là 1 |        |       |         |      | er =  | động   | 1à 1   |       | 0       |                          |       |
|              |        |       |         |      | 255   |        |        |       |         |                          |       |
| So sánh      | cnt_cp | 0     | 8'b1010 | 0    | 1 khi | Không  | 1 khi  | 1     | 0->170  | Cờ ngắt mức cao khi tại  | true  |
| khi có giá   |        |       | 1010    |      | count | hoạt   | bộ đếm |       | >255->  | bộ đếm 170               |       |
| trị vào số   |        |       |         |      | er=   | động   | là 170 |       | 0       |                          |       |
| đặt biệt     |        |       |         |      | 255   |        |        |       |         |                          |       |
| Chuyển       | pwm    | 0     | 240     | 0    | 1 khi | Tích   | Không  | 1     | 0->240- | Giá trị 3 về trước còn ở | true  |
| mode từ so   |        |       |         |      | count | cực từ | hoạt   |       | >255->  | cnt_cp nên o_pwm không   |       |
| sánh ->      |        |       |         |      | er =  | 3-240  | động   |       | 0       | hoạt động, từ khi chuyển |       |
| pwm          |        |       |         |      | 255   |        |        |       |         | sang pwn về sau o_pwm    |       |
|              |        |       |         |      |       |        |        |       |         | mức cao                  |       |
| Độ rộng      | pwm    | 0     | 255     | 0    | 1 khi | Hoàn   | Không  | 1     | 0->255- | Ngõ ra o_pwn hoàn toàn   | true  |
| xung 100%    |        |       |         |      | count | toàn   | hoạt   |       | >0      | mức cao                  |       |
|              |        |       |         |      | er =  | mức    | động   |       |         |                          |       |
|              |        |       |         |      | 255   | cao    |        |       |         |                          |       |
|              |        |       |         |      |       |        |        |       |         |                          |       |
|              |        |       |         |      |       |        |        |       |         |                          |       |
|              |        |       |         | •••  |       | •••    | •••    | •••   |         |                          |       |
|              |        |       |         |      |       |        |        |       |         |                          |       |

| Case       | Mode | c_clk | Data_in | even | over  | o_pwn | cpi   | rst_n | counter | Detail                   | Check |
|------------|------|-------|---------|------|-------|-------|-------|-------|---------|--------------------------|-------|
| Độ rộng    | pwm  | 0     | 128     | 0    | 1 khi | Độ    | Không | 1     | 0->128- | Ngõ tích cực 1 nữa trong | true  |
| xung 50%   |      |       |         |      | count | rộng  | hoạt  |       | >0      | suốt thời gian đếm       |       |
|            |      |       |         |      | er =  | đạt 1 | động  |       |         |                          |       |
|            |      |       |         |      | 255   | nữa   |       |       |         |                          |       |
| Đếm sự     | pwm  | 8     | 128     | 0-   | 1 khi | Độ    | Không | 1     | 128-    | ngoài giá trị đạt trước  | true  |
| kiện +     |      |       |         | >1   | count | rộng  | hoạt  |       | >255    | đếm sự kiện sẽ không làm |       |
| pwm        |      |       |         |      | er =  | 50%   | động  |       |         | tăng độ rộng xung        |       |
| không      |      |       |         |      | 255   |       |       |       |         |                          |       |
| trong vùng |      |       |         |      |       |       |       |       |         |                          |       |
| tích cực   |      |       |         |      |       |       |       |       |         |                          |       |
| của        |      |       |         |      |       |       |       |       |         |                          |       |
| o_pwm      |      |       |         |      |       |       |       |       |         |                          |       |
| Đếm sự     | pwm  | 8     | 128     | 0-   | 1 khi | Độ    | Không | 1     | 0->128  | O_pwm mức cao khi        | true  |
| kiện +     |      |       |         | >1   | count | rộng  | hoạt  |       |         | trong suốt thời gian đếm |       |
| pwm        |      |       |         | 128  | er =  | 50%   | động  |       |         | sự kiện                  |       |
| trong vùng |      |       |         | lần  | 255   |       |       |       |         |                          |       |
| tích cực   |      |       |         |      |       |       |       |       |         |                          |       |
| của        |      |       |         |      |       |       |       |       |         |                          |       |
| o_pwm      |      |       |         |      |       |       |       |       |         |                          |       |
|            |      |       |         |      |       |       |       |       |         |                          |       |
|            |      |       |         |      |       |       |       |       |         |                          |       |

| Case      | Mode   | c_clk | Data_in | even | over  | o_pwn | cp_i  | rst_n | counter | Detail                    | Check |
|-----------|--------|-------|---------|------|-------|-------|-------|-------|---------|---------------------------|-------|
| Chức năng | Normal | 0     | 220     | 0    | 1 khi | Không | Không | 1     | 220 ->  | Bộ đếm bắt đậu chạy từ    | true  |
| delay 1   |        |       |         |      | đạt   | hoạt  | hoạt  |       | 255     | 220                       |       |
| khoảng    |        |       |         |      | 255   | động  | động  |       |         |                           |       |
| Chức năng | Normal | 8     | 12      | 0-   | 1 khi | Không | Không | 1     |         | Bộ đếm bắt đậu chạy từ    | true  |
| delay 1   |        |       |         | >1   | đạt   | hoạt  | hoạt  |       |         | 12 và đếm sự kiện từ 12   |       |
| khoảng +  |        |       |         | 13   | 255   | động  | động  |       |         | sang 24                   |       |
| đếm sự    |        |       |         | lần  |       |       |       |       |         |                           |       |
| kiện      |        |       |         |      |       |       |       |       |         |                           |       |
| Ghi 2 lần | Normal | 0     | 20      | 0    | 1 khi | Không | Không | 1     | 20 ->   | Bộ đếm chỉ nhận dữ liệu   | true  |
| giá trị   |        |       |         |      | đạt   | hoạt  | hoạt  |       | 255     | mới khi khác dữ liệu ban  |       |
| data_in   |        |       |         |      | 255   | động  | động  |       |         | đầu và bắt đậu chạy từ 20 |       |

Để Thuận tiện nhất để kiểm tra bộ chia tần có thể nạp lên kit FGPA DE 2 và kết quả ở bên dưới

#### 5. Nạp lên kit FPGA

Khi nạp trên kit trên FPGA có 1 vấn đề là thiết kế sẽ chạy với tần số rất là nhanh 27M, cho nên khi nạp trên FPGA em đã tinh chỉnh lại i\_control\_clk để cho mắt người có thể thấy thông qua các led.

| Signal              | I/o                 |  |  |  |  |
|---------------------|---------------------|--|--|--|--|
| rst_n               | Sw 0                |  |  |  |  |
| i_clk               | Sử dụng clock 27Mhz |  |  |  |  |
| i_timer_event       | Sw 11               |  |  |  |  |
| [3:0] i_clk_control | SW 14 - 17          |  |  |  |  |
| i_data_in           | SW 1 - 8            |  |  |  |  |
| i_mode_timer        | Sw 9 - 10           |  |  |  |  |
| overflow            | Led green 0         |  |  |  |  |
| o_compare_interrupt | Led red 1           |  |  |  |  |
| o_pwm               | Led red 0           |  |  |  |  |
| r_timer_count       | Led green 1 - 8     |  |  |  |  |



#### 5.1 Test Compare conter mode với data in = 8'b0001111:



#### Video trên kit

Kết quả: Khi data\_in = 00011111 thì ngắt xuất hiện.

#### 5.2 Test PWM mode + Event với data\_in = 8'b00011111:



#### Video trên kit

Kết quả: khi data in lớn hơn giá trị của conter thì o pwm ở mức cao

#### 5.3 Test chuyển mode liên tục



#### Video trên kit

Kết quả: khi chuyển mode từ none sang 1 mode bất kì liên tục sẽ bị tăng giá bị bộ đếm, đây là lỗi sai so với thiết kế. bởi vì tín hiệu none chung với tín hiệu xung clock.

## 5.4 Test PWM độ rộng xung 100% và độ rộng xung khi data\_in = 8'b00001111



#### Video trên kit

Kết quả: Khi giá trị tối đa ngõ ra pwm luôn luôn hoạt động, khi nạp 8'b00001111 vào lập tức sẽ sáng trong 1 khoảng thời gian.

#### 5.5 Test Mode normal khi ghi giá trị vào sẽ cập nhật giá trị data\_in vào bộ đếm



#### Video trên kit

Kết quả: Khi nạp giá trị vào từ 01000111 -> 01000111 thì giá trị bộ đếm sẽ bắt đầu đếm từ 01000111.

#### 6. Hạn chế của thiết kế

Thiết kế được làm và phát triển trên FPGA nên có 1 số ưu và nhược điểm sau:

- Thiết kế nhỏ chưa có ứng dụng thực tế.
- Chưa có giao tiếp để điều khiển Timer.
- Phù hợp để nắm rõ cấu trúc của 1 Timer bất kì, có thể phát triển trong tương lai.
- Còn gặp 1 lỗi khi chuyển mode, chỉ phát hiện ra khi nạp trên FPGA, bởi vì trên mô phỏng chưa nghĩ đến trường hợp đó.

#### 7. Hướng phát triển

Thiết kế này có thể được phát triển để phù hợp trên thực tế chẳng hạn sẽ có giao tiếp AXI, AMBA, .. để giáo tiếp với CPU. Có thể tăng dung lượng bộ đếm từ 8 bit đến 32 hoặc 64 bit để phù hợp với 1 Timer công nghiệp.